- 1.算法运行效果图预览(完整程序运行后无水印)2.算法运行软件版本vivado2019.2 3.部分核心程序(完整版代码包含详细中文注释和操作步骤视频)`timescale 1ns / 1ps//// Company: // Engineer: // // Create Date: 2020/07/21 07:25:33// Design Name: // Module Name: SNN_... 1.算法运行效果图预览(完整程序运行后无水印)2.算法运行软件版本vivado2019.2 3.部分核心程序(完整版代码包含详细中文注释和操作步骤视频)`timescale 1ns / 1ps//// Company: // Engineer: // // Create Date: 2020/07/21 07:25:33// Design Name: // Module Name: SNN_...
- 1.算法运行效果图预览(完整程序运行后无水印)2.算法运行软件版本vivado2019.2 3.部分核心程序(完整版代码包含详细中文注释和操作步骤视频)//Vtn * exp(-dt/tao) reg signed[15:0]d1_Vtn;always @(posedge i_clk or posedge i_rst)begin if(i_rst) begin d1_... 1.算法运行效果图预览(完整程序运行后无水印)2.算法运行软件版本vivado2019.2 3.部分核心程序(完整版代码包含详细中文注释和操作步骤视频)//Vtn * exp(-dt/tao) reg signed[15:0]d1_Vtn;always @(posedge i_clk or posedge i_rst)begin if(i_rst) begin d1_...
- 1.算法运行效果图预览(完整程序运行后无水印) 2.算法运行软件版本vivado2019.2 matlab2022a 3.部分核心程序(完整版代码包含详细中文注释和操作步骤视频)top_LSB UUT(.i_clk (i_clk),.i_rst (i_rst),.i_ywav (i_ywav),.i_mark (i_mark),.o_ywavLS... 1.算法运行效果图预览(完整程序运行后无水印) 2.算法运行软件版本vivado2019.2 matlab2022a 3.部分核心程序(完整版代码包含详细中文注释和操作步骤视频)top_LSB UUT(.i_clk (i_clk),.i_rst (i_rst),.i_ywav (i_ywav),.i_mark (i_mark),.o_ywavLS...
- 1.算法运行效果图预览(完整程序运行后无水印) FPGA测试结果如下: matlab对比仿真结果如下: 2.算法运行软件版本matlab2022a vivado2019.2 3.部分核心程序(完整版代码包含详细中文注释和操作步骤视频) `timescale 1ns / 1ps//// Company: // Engineer: // // Create Date: 2024/11/25 ... 1.算法运行效果图预览(完整程序运行后无水印) FPGA测试结果如下: matlab对比仿真结果如下: 2.算法运行软件版本matlab2022a vivado2019.2 3.部分核心程序(完整版代码包含详细中文注释和操作步骤视频) `timescale 1ns / 1ps//// Company: // Engineer: // // Create Date: 2024/11/25 ...
- LabVIEW 如何学习 FPGA 开发 介绍LabVIEW 是由 National Instruments 提供的一种图形化编程语言,常用于数据采集、仪器控制和自动化测试系统。LabVIEW FPGA 模块允许工程师使用 LabVIEW 的图形化编程环境配置和控制 FPGA。 应用使用场景实时信号处理:高速数据采集与处理,如在通信系统中进行调制解调。硬件在环(HIL)仿真:用于汽车电子、... LabVIEW 如何学习 FPGA 开发 介绍LabVIEW 是由 National Instruments 提供的一种图形化编程语言,常用于数据采集、仪器控制和自动化测试系统。LabVIEW FPGA 模块允许工程师使用 LabVIEW 的图形化编程环境配置和控制 FPGA。 应用使用场景实时信号处理:高速数据采集与处理,如在通信系统中进行调制解调。硬件在环(HIL)仿真:用于汽车电子、...
- 1.算法运行效果图预览(完整程序运行后无水印) 这里实现的是256*256双线性插值到512*512的系统模块 局部放大: 将数据导入到matlab,得到插值效果图: 2.算法运行软件版本matlab2022a vivado2019.2 3.部分核心程序(完整版代码包含详细中文注释和操作步骤视频) `timescale 1ns / 1ps//// Company: // Enginee... 1.算法运行效果图预览(完整程序运行后无水印) 这里实现的是256*256双线性插值到512*512的系统模块 局部放大: 将数据导入到matlab,得到插值效果图: 2.算法运行软件版本matlab2022a vivado2019.2 3.部分核心程序(完整版代码包含详细中文注释和操作步骤视频) `timescale 1ns / 1ps//// Company: // Enginee...
- 一、SD NAND 特征 1.1 SD 卡简介雷龙的 SD NAND 有很多型号,在测试中使用的是 CSNP4GCR01-AMW 与 CSNP32GCR01-AOW。芯片是基于 NAND FLASH 和 SD 控制器实现的 SD 卡。具有强大的坏块管理和纠错功能,并且在意外掉电的情况下同样能保证数据的安全。其特点如下:接口支持 SD2.0 2 线或 4 线;电压支持:2.7V-3.6V;默... 一、SD NAND 特征 1.1 SD 卡简介雷龙的 SD NAND 有很多型号,在测试中使用的是 CSNP4GCR01-AMW 与 CSNP32GCR01-AOW。芯片是基于 NAND FLASH 和 SD 控制器实现的 SD 卡。具有强大的坏块管理和纠错功能,并且在意外掉电的情况下同样能保证数据的安全。其特点如下:接口支持 SD2.0 2 线或 4 线;电压支持:2.7V-3.6V;默...
- 1评估板简介创龙TL5728F-EVM是一款基于TI Sitara系列AM5728双核ARM Cortex-A15 +浮点双核DSP C66x + Xilinx Artix-7 FPGA处理器设计的高端异构多核评估板,由核心板与底板组成。核心板内部AM5728与Artix-7通过GPMC、I2C通信总线连接。核心板经过专业的PCB Layout和高低温测试验证,稳定可靠,可满足各种工业应用环... 1评估板简介创龙TL5728F-EVM是一款基于TI Sitara系列AM5728双核ARM Cortex-A15 +浮点双核DSP C66x + Xilinx Artix-7 FPGA处理器设计的高端异构多核评估板,由核心板与底板组成。核心板内部AM5728与Artix-7通过GPMC、I2C通信总线连接。核心板经过专业的PCB Layout和高低温测试验证,稳定可靠,可满足各种工业应用环...
- 1.什么是异构多核SoC处理器顾名思义,单颗芯片内集成多个不同架构处理单元核心的SoC处理器,我们称之为异构多核SoC处理器,比如:TI的OMAP-L138(DSP C674x + ARM9)、AM5708(DSP C66x + ARM Cortex-A15)SoC处理器等;Xilinx的ZYNQ(ARM Cortex-A9 + Artix-7/Kintex-7可编程逻辑架构)SoC处理器等... 1.什么是异构多核SoC处理器顾名思义,单颗芯片内集成多个不同架构处理单元核心的SoC处理器,我们称之为异构多核SoC处理器,比如:TI的OMAP-L138(DSP C674x + ARM9)、AM5708(DSP C66x + ARM Cortex-A15)SoC处理器等;Xilinx的ZYNQ(ARM Cortex-A9 + Artix-7/Kintex-7可编程逻辑架构)SoC处理器等...
- 近日,华为云联合全球领先视频编码加速方案提供商NGCodec发布国内云上首款基于FPGA平台的视频编码加速服务,该服务提供针对视频直播场景专业优化的H.265编码器Chestnut A,并采用业界领先的FPGA视频流媒体加速技术,对视频直播的编码计算进行极致加速,相对于传统的基于CPU的编码处理将H.265编码性能提升2倍以上,功耗降低2倍以上,码率相对于标准264降低33%以上。而且,相对于GP 近日,华为云联合全球领先视频编码加速方案提供商NGCodec发布国内云上首款基于FPGA平台的视频编码加速服务,该服务提供针对视频直播场景专业优化的H.265编码器Chestnut A,并采用业界领先的FPGA视频流媒体加速技术,对视频直播的编码计算进行极致加速,相对于传统的基于CPU的编码处理将H.265编码性能提升2倍以上,功耗降低2倍以上,码率相对于标准264降低33%以上。而且,相对于GP
- 要搞好IaaS的设计,不懂业务是不行的。我的意思是要懂,还要有方向地懂。要多理解“城乡结合部”的、容易被忽略的一些点。这个“城乡结合部”应该怎么理解呢。比如说AI吧,我的目标并不是搞定各种各样的算法,而是给我们的客户提供适合的云服务器。所以我要做的应该是分析业务对硬件的需求,提供没有木桶效应的云服务器。“软硬结合”中的这个结合部分就是要重点关注的,就是刚说的“城乡结合部”:)客户只需要聚焦于自己的 要搞好IaaS的设计,不懂业务是不行的。我的意思是要懂,还要有方向地懂。要多理解“城乡结合部”的、容易被忽略的一些点。这个“城乡结合部”应该怎么理解呢。比如说AI吧,我的目标并不是搞定各种各样的算法,而是给我们的客户提供适合的云服务器。所以我要做的应该是分析业务对硬件的需求,提供没有木桶效应的云服务器。“软硬结合”中的这个结合部分就是要重点关注的,就是刚说的“城乡结合部”:)客户只需要聚焦于自己的
- ..添加GPIO和GPIOTE寄存器表 (对于应用的理解对着寄存器查看会比较明了,这个不管是在哪款芯片上都是如此 2021/9/27 12 这些年蓝牙5.0的应用... ..添加GPIO和GPIOTE寄存器表 (对于应用的理解对着寄存器查看会比较明了,这个不管是在哪款芯片上都是如此 2021/9/27 12 这些年蓝牙5.0的应用...
- 开拓者FPGA开发板上有六个共阳极八段数码管,本实验将完成数码管静态显示。 功能描述 控制六位数码管以0.5秒的频率同时显示0-F 16个数字。 分频模块 开发板本身的时钟频率为50kH... 开拓者FPGA开发板上有六个共阳极八段数码管,本实验将完成数码管静态显示。 功能描述 控制六位数码管以0.5秒的频率同时显示0-F 16个数字。 分频模块 开发板本身的时钟频率为50kH...
- 正点原子开拓者FPGA开发板上自带了一枚无源蜂鸣器,本篇将记录如何通过按键来控制蜂鸣器的开关。 功能描述 初始蜂鸣器不响,按键按一下蜂鸣器开始响,再按一下蜂鸣器停止。 模块结构 本次采... 正点原子开拓者FPGA开发板上自带了一枚无源蜂鸣器,本篇将记录如何通过按键来控制蜂鸣器的开关。 功能描述 初始蜂鸣器不响,按键按一下蜂鸣器开始响,再按一下蜂鸣器停止。 模块结构 本次采...
- 配置选择 上篇【FPGA实验】流水灯实验记录了如何上手FPGA,实现简单的流水灯效果,本篇将稍微升级一些,通过按钮实现多种形态的流水灯。此次仍使用正点原子的开拓者FPGA开发板,配置和上篇一致。 功能... 配置选择 上篇【FPGA实验】流水灯实验记录了如何上手FPGA,实现简单的流水灯效果,本篇将稍微升级一些,通过按钮实现多种形态的流水灯。此次仍使用正点原子的开拓者FPGA开发板,配置和上篇一致。 功能...
上滑加载中
推荐直播
-
HDC深度解读系列 - Serverless与MCP融合创新,构建AI应用全新智能中枢
2025/08/20 周三 16:30-18:00
张昆鹏 HCDG北京核心组代表
HDC2025期间,华为云展示了Serverless与MCP融合创新的解决方案,本期访谈直播,由华为云开发者专家(HCDE)兼华为云开发者社区组织HCDG北京核心组代表张鹏先生主持,华为云PaaS服务产品部 Serverless总监Ewen为大家深度解读华为云Serverless与MCP如何融合构建AI应用全新智能中枢
回顾中 -
关于RISC-V生态发展的思考
2025/09/02 周二 17:00-18:00
中国科学院计算技术研究所副所长包云岗教授
中科院包云岗老师将在本次直播中,探讨处理器生态的关键要素及其联系,分享过去几年推动RISC-V生态建设实践过程中的经验与教训。
回顾中 -
一键搞定华为云万级资源,3步轻松管理企业成本
2025/09/09 周二 15:00-16:00
阿言 华为云交易产品经理
本直播重点介绍如何一键续费万级资源,3步轻松管理成本,帮助提升日常管理效率!
回顾中
热门标签